AM2 Opteron på 65 nm...

Diverse d.  02. februar. 2007, skrevet af Huddy 9 Kommentarer.  Vist: 379 gange.



Efter ScreenShot at dømme består denne AM2 Opteron som er en Engineering Sample af følgende:

  • Cores : 2 (Dual Core).

  • Multiplier : * 14.

  • Bus Speed 200 MHz.

  • HT Link : 1000 MHz.

  • L2 Cache : 2*512 KBytes.

  • L3 Cache : 2048 KBytes.


  • Volt og Code name er desværre streget over.

    Links:
    http://www.theinquirer.net/default.aspx?article=37375
    http://img476.imageshack.us/my.php?image=img1107uq4.jpg
    Claus35
     
    Elitebruger
    Tilføjet:
    02-02-2007 07:12:26
    Svar/Indlæg:
    5410/123
    Den har da en meget lille cache ?:(


    Wise
     
    Elitebruger
    Tilføjet:
    02-02-2007 07:56:02
    Svar/Indlæg:
    1604/60
    Ja der er kun det halve L2 cache, men hvor stor forskellen så bliver når den har noget L3 cache, der er jo 3MB (L2+L3)....



    Huddy
     
    Elitebruger
    Tilføjet:
    02-02-2007 08:13:13
    Svar/Indlæg:
    1881/217
    Nu står der også Engineering Sample (ES).
    Så mon ikke, at de nok skal nå at følge deres RoadMap mht. L2 og L3 Cache? :)


    red_martians
     
    Moderator
    Tilføjet:
    02-02-2007 08:44:55
    Svar/Indlæg:
    7881/1165
    Husk at level3-cachen faktisk kan deles af de to kerner, som intels L2-cache.
    Netop derfor er den utrolig spændende, da den kan sige en hel del om hvor godt de kommende CPU'er fra AMD vil te' sig. De har netop også en level3 cache, dog en hel del større.

    Så Level1 og 2 er begrænset af den kerne de er tilknyttet til. Level3 fungerer som en uhyggelig hurtig ram-database for begge kerner. :)


    Wise
     
    Elitebruger
    Tilføjet:
    02-02-2007 08:51:27
    Svar/Indlæg:
    1604/60
    #4 Jeg er ellers ret sikker på at intel kerner netop Ikke kan dele L2 direkte, men skal igennem Nordbroens mem-controller....

    AMD kan dele L2 hurtigere da Mem-controlleren ligger on-die HTT....

    EDIT: Næh det er rigtigt nok, intel deler L2 ( Unified L2 cache )

    http://www.tomshardware.com/20...

    dog skal Core2Quad igennem Nordbroen for at kommunikere sammen....


    red_martians
     
    Moderator
    Tilføjet:
    02-02-2007 09:14:06
    Svar/Indlæg:
    7881/1165
    #5: Som jeg har forstået det kan Intel PentiumD kun kommunikere med hinanden (hvem tager hvilken tråd) gennem fsb. (ingen deling af cache)
    Athlon64 kan ikke dele cache, men kan snakke sammen i kernen
    Core2 kan snakke sammen i kernen, og hele Level2cachen er tilgængelig for begge kener. dvs. en tråd får hele 4MB cache.
    De nye AMD kan netop snakke sammen i kernen og have en fuldt tilgængelig Level3cache.
    Men jeg er da ikke 100% sikker :l


    Wise
     
    Elitebruger
    Tilføjet:
    02-02-2007 09:20:49
    Svar/Indlæg:
    1604/60
    #6 Jeg tror du har ret med de nye AMD, jeg kan bare ( heller ) ikke finde det ;)


    micbanand
     
    Elitebruger
    Tilføjet:
    02-02-2007 13:21:07
    Svar/Indlæg:
    713/74
    hvad skal vi forvente angående vcoren 1.25??


    Jenner
     
    Elitebruger
    Tilføjet:
    02-02-2007 13:54:35
    Svar/Indlæg:
    2267/261
    1.2 og så clocker de til 3.5ghz på 1.25vcore = 40c full load :) 8)

    Ejj... Det er vidst ønsketænkning herfra Horsens af :)