DDR2 Teori/2
Det er dog vigtigt, at man ikke stirrer sig blind på timings for første tests viser, at DDR2 ved 533MHz på Intels nye platform ikke får en særlig stor forbedring ved de lavere timings. Således er forskellen fra 4-4-4-12 til 3-3-2-8 omkring 2-3 % og det er altså svært at mærke når man sidder foran skærmen.
Den nye teknologi har gjort det muligt at sænke spændingen på modulerne som nu benytter 1.8V som standard mod 2.5V for DDR SD-RAM. Alligevel har det været nødvendigt med flere kontaktpunkter i DIMM-soklerne og for DDR2 gælder det at der skal være 240 pins mod 184 for DDR.
Sænkningen af spændingen til 1.8V giver dog alligevel en række fordele. Først og fremmest vil strømsignalet være renere med den lavere spænding og den renere strøm (mindre udsving i spændingsfaldet) vil gøre det muligt at hæve clockfrekvensen yderligere. Derudover vil man kunne regne med en generel sænkning af strømforbruget på omkring 25 %. Ikke dårligt når man tænker på at et 1GB DDR-modul bruger omkring 8-10W på hver read.
Andre tidssvarende (måske selvfølgelige..?) udviklinger er lagt ind i DDR2 standarden - således må et DDR2 modul ikke have mindre kapacitet end 256MB, hvor det for DDR var 64MB. I den anden ende er grænsen for kapacitet 4GB for DDR2 mod 1GB for DDR.
Ligeledes gælder det også at alle moduler skal have FBGA-packaging og ikke TSOP, som man ellers kender fra DDR SD-RAM. Det skal dog siges at flere producenter - eksempelvis Kingmax - i lang tid har leveret DDR SD-RAM med FBGA-packaging.
På papiret ser FBGA noget bedre ud end TSOP, men da signalerne alligevel skal overføres via printbaner, hvor der skabes støj vil springet fra TSOP til BGA have en meget lille - for ikke at sige ubetydelig - forskel i praksis.